有关555定时器引脚图,555定时器电路组成,集成时基电路又称为集成定时器或555电路,555定时器电路的工作原理,555定时器电路的电路组成,以及555芯片引脚图,555管脚图。
一、555定时器引脚图与功能
集成时基电路又称为集成定时器或555电路,是一种数字、模拟混合型的中规模集成电路,应用十分广泛。它是一种产生时间延迟和多种脉冲信号的电路,由于内部电压标准使用了三个5K电阻,故取名555电路。
电路类型有双极型和CMOS型两大类,二者的结构与工作原理类似。几乎所有的双极型产品型号最后的三位数码都是555或556;所有的CMOS产品型号最后四位数码都是7555或7556,二者的逻辑功能和引脚排列完全相同,易于互换。555和7555是单定时器。556和7556是双定时器。双极型的电源电压VCC=+5V~+15V,输出的最大电流可达200mA,CMOS型的电源电压为+3~+18V。
1、555定时器电路的工作原理
555电路的内部电路方框图如图1所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关管T,比较器的参考电压由三只 5KΩ的电阻器构成的分压器提供。它们分别使高电平比较器A1 的同相输入端和低电平比较器A2的反相输入端的参考电平为
2、555定时器电路的电路组成
图1是555 定时器的电路结构图,它由五个部分组成:
1)比较器:电压比较器A1和A2是两个结构完全相同的理想运算放大器。比较器有两个输入端,分别用U+和U-表示相应输入端上所加的电压,用uc表示比较器的比较结果。当U+>U-时,uc=1; 而U+
(a)(b)
图1 555定时器内部框图及引脚排列
VC是控制电压端(5脚),平时输出
,则 C1 的输出为 0,C2 的输出为 1,可将 RS 触发器置 0,使输出为 0 电平。
3.555定时器电路的引脚功能
1脚:外接电源负端VSS或接地,一般情况下接地。
8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 ~ 16V,CMOS型时基电路VCC的范围为3 ~ 18V。一般用5V。
3脚:输出端Vo
2脚:低触发端TL
6脚:高触发端TH
4脚:是直接清零端。当端接低电平,则时基电路不工作,此时不论、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。
5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01μF电容接地,以防引入干扰。
7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。
4.555定时器电路的功能表
附,555芯片引脚图,555管脚图
555芯片引脚图
555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。
555 定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555引脚图如下所示。
555引脚图
555的内部结构可等效成23个晶体三极管.17个电阻.两个二极管.组成了比较器.RS触发器.等多组单元电路.特别是由三只精度较高5k电阻构成了一个电阻分压器.为上.下比较器提供基准电压.所以称之为555.
555属于cmos工艺制造.
555引脚图
1地 GND
2触发
3输出
4复位
5控制电压
6门限(阈值)
7放电
8电源电压Vcc
应用十分广泛.
一个简单的555电路应用
555定时器管脚图引脚图
555定时器管脚图
555型时间集成电路外形封装有TO-99和DIP-8;少数产品如RV6555DC,LBB55,CA555及M52051采用DIP-14脚封装。
555定时器引脚图