为什么输入阻抗高易受干扰?答案:原因是电压分布增加、信号驱动能力增强和抗扰能力减弱。在设计电子电路时,需要考虑输入阻抗的合适值,以在保证足够的输入信号的同时,尽可能减少外部干扰的影响。
1、电压分布增加:输入阻抗高会导致输入信号在电路中产生更多的电压分布。这意味着输入信号的电压将在电路中分布到更多的元件和连接线上,从而增加了外部干扰对输入信号的影响。由于高输入阻抗对信号的电压分布更敏感,即使是较小的干扰也可能对输入信号产生较大的影响。
2、信号驱动能力增强:输入阻抗越大,意味着输入端的负载越小,信号驱动能力就越强,电路的灵敏度也就越高。这意味着输入信号更容易受到外部干扰的影响。较小的负载阻抗使得输入信号更容易受到来自干扰源的电流或电压的影响,因此输入阻抗高的电路更容易受到干扰。
3、抗扰能力减弱:输入阻抗高时,电路对于暂态的冲突信号干扰的抗扰能力较低。高输入阻抗的电路需要更长的时间来稳定,以衰减干扰信号。因此,输入阻抗越高,电路对于干扰信号的衰减时间越长,干扰也就越严重。